Скачиваний:
44
Добавлен:
09.05.2014
Размер:
645.63 Кб
Скачать

3.1 Постройте структурную схему эвм с одноуровневой системной шиной.

3.2, 3.3

Постройте временную диаграмму цикла чтения из асинхронной памяти, с управляющими

сигналами OE, WE, CS (ЛР1)

Постройте временную диаграмму цикла записи в асинхронную память, с управляющими

сигналами OE, WE, CS (ЛР1)

3.4 Поясните назначение сигналов LB, UB (Lower Byte, Upper Byte) на шине с шириной данных 16 бит.

3.5 Постройте временную диаграмму цикла чтения на синхронной шине с подтверждением (REQ-

ACK)

3.6 Постройте временную диаграмму цикла записи на синхронной шине с подтверждением (REQ-

ACK)

3.7 Назовите отличительные особенности в организации внутрикристальных шин (SoC).

Внутрикристальные шины могут быть гораздо шире, чем шины на печатных платах. Это позволяет повысить эффективность передачи и уменьшить скорость модуляции. Другими словами, с увеличением ширины шины растет пропускная способность, а с уменьшением скорости модуляции снижается энергопотребление.

3.8 Нарисуйте схему реализации приемопередатчика SPI-SLAVE на основе сдвигающего регистра

с параллельной загрузкой.

3.9 Поясните, каким образом осуществляется выбор SLAVE-устройства на шине SPI.

__ __

Используется сигнал SS – выбор ведомого (Slave Select). Выход SS MASTER-устройства

__

соединён со входами SS SLAVE-устройств. Переводом того или иного сигнала SS в низкое состояние,MASTER задает, с какой подчиненной ИС он будет обмениваться данными.

3.10 Нарисуйте схему адресного селектора, обеспечивающего выборку микросхем SRAM (256

байт) согласно следующей карте адресного пространства 0x00-0xFF: SRAM1 ; 0x100 – 0x17F:

SRAM2; 0x180-0x27F: SRAM3

3.11 Каким образом может использоваться счетчик с модулем пересчета N в составе приемопередатчиков последовательных интерфейсов. Нарисуйте схему делителя частоты с устанавливаемым коэффициентом деления

По типу считать количество количество принятых бит, тем самым определять когда кончится пакет и начнется другой?

.

3.12 Постройте временную диаграмму, иллюстрирующую последовательность передачи слова данных по интерфейсу UART.

Упрощенный вариант:

3.13 Поясните назначение бита четности при последовательной передаче данных.

Этот бит служит для обнаружения ошибок, которые могут возникнуть при передаче данных из-за помех на линии. Приемное устройство заново вычисляет четность данных и сравнивает результат с принятым битом четности. Если четность не совпала, то считается, что данные переданы с ошибкой

3.14 Укажите назначение схем мажоритарного контроля при построении приемников последовательных интерфейсов.

Нарисуйте схему мажоритарного контроля с тремя входами.

Задача маскирования (исправления) ошибок. В этом случае наличие ошибок определенного типа и количества не нарушает работу устройства, поскольку их влияние устраняется автоматически. В этой области используется, например, троекратное резервирование устройств с выработкой результата путем «голосования» с помощью мажоритарных элементов. Эти элементы вырабатывают выходные данные «по большинству» входных. Если из трех устройств одно стало работать неправильно, это не скажется на результате. Только ошибка двух из трех каналов проявляется в результате.

Соседние файлы в папке ответы на кр. часть 1